注册名:

密码:

个人注册

企业注册

商务申请

商务管理平台

企业管理平台

个人管理平台

我的工控博客

中国工控网www.chinakong.com

首页 | 新闻中心 | 工控论坛 | 经验视点 | 工控商务 | 电气手册 | 工控博客 | 招聘求职 | 网上调查 | 企业中心 | 供求信息 | 资料中心 | 工控书店

所在位置:工控论坛 -- 同城之间交流论坛 -- 深圳工控论坛 -- 工作交流

中国工控网搜索:

 登陆:密码:  注册  密码

搜索:

发表人:edu118gct 发表时间:2014/8/27 14:30:00  

 

 本栏论题: PCB设计常见问题解答(一)  [2395]

    
   
    1、如何选择PCB板材?
    选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含
   
    电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问
   
    题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损
   
    (dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注
   
    意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
    2、如何避免高频干扰?
    避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰
   
    (Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunt
   
    traces在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。
    3、在高速设计中,如何解决信号的完整性问题?
    信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输
   
    出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴
   
    (topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
    4、差分布线方式是如何实现的?
    差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(
   
    此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,
   
    一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-
   
    under)。一般以前者side-by-side实现的方式较多。
    5、对于只有一个输出端的时钟信号线,如何实现差分布线?
    要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输
   
    出端的时钟信号是无法使用差分布线的。
    6、接收端差分线对之间可否加一匹配电阻?
    接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号品质
   
    会好些。
    7、为何差分对的布线要靠近且平行?
    对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影
   
    响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需
   
    要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致,
   
    就会影响信号完整性(signal integrity)及时间延迟(timing delay)。
    8、如何处理实际布线中的一些理论冲突的问题
    1). 基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分
   
    割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current
   
    path)变太大。 2). 晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满
   
    足loop gain与phase的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加
   
    ground guard traces可能也无法完全隔离干扰。 而且离的太远, 地平面上的噪声
   
    也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。 3).
   
    确实高速布线与EMI的要求有很多冲突。 但基本原则是因EMI所加的电阻电容或
   
    ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 最好先用安排走
   
    线和PCB叠层的技巧来解决或减少EMI的问题, 如高速信号走内层。 最后才用电阻电
   
    容或ferrite bead的方式, 以降低对信号的伤害。
    9、如何解决高速信号的手工布线和自动布线之间的矛盾?
    现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔
   
    数目。 各家EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如,
   
    是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走
   
    线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外,
   
    手动调整布线的难易也与绕线引擎的能力有绝对的关系。 例如, 走线的推挤能力,
   
    过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力
   
    强的布线器, 才是解决之道。
    10、关于test coupon。
    test coupon是用来以TDR (Time Domain Reflectometer) 测量所生产的PCB板的特
   
    性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以
   
    , test coupon上的走线线宽和线距(有差分对时)要与所要控制的线一样。 最重要
   
    的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR探棒
   
    (probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon
   
    上量测信号的点跟接地点的距离和方式要符合所用的探棒。
    11、在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和
   
    接电源上应如何分配?
    一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷
   
    铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。 也要注意不要影
   
    响到它层的特性阻抗, 例如在dual stripline的结构时。
    12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平
   
    面之间的信号是否可以使用带状线模

如果要回复本栏论题,请首先中国工控网www.chinakong.com

·如果你已经是中国工控网www.chinakong.com成员,请直接登录。

·如果你还不是中国工控网www.chinakong.com成员,请首先注册,注册为免费!

注册名:

密  码:

           注册中国工控网www.chinakong.com
           忘记密码

关闭该窗口

关于我们     免责声明     服务项目     广告联系     友情链接     联系方式     意见反馈     设为首页     加入收藏

 ©2023-2025 中国工控网(www.chinakong.com) 版权所有 豫ICP备17046657号

管理员信箱:chinakong98@163.com  服务热线:13525974529

洛阳博德工控自动化技术有限公司

中国    洛阳